PLL多比特
編輯PLL多比特或多比特PLL是一種鎖相環(PLL),與單比特PLL相比,它通過使用更多的比特來實現更好的性能。單比特PLL只使用每個計數器輸出總線的最重要位(MSB)來測量相位,而多比特PLL使用更多的位。PLL是電信業的一個重要組成部分。多位鎖相環實現了效率和性能的提高:更好地利用頻譜,以更高的服務質量(QoS)為更多的用戶提供服務,降低射頻發射功率,并減少手機和其他無線設備的功耗。
PLL多比特的概念
編輯鎖相環是一種電子元件或系統,包括一個閉環,用于控制一個振蕩器的相位,同時將其與輸入或參考信號的相位進行比較。一個間接頻率合成器使用一個鎖相環。在一個全數字PLL中,一個壓控振蕩器(VCO)是用數字而不是模擬控制信號來控制的。相位檢測器給出一個與兩個信號之間的相位差成比例的信號;在PLL中,一個信號是參考,另一個是受控振蕩器的輸出(或由振蕩器驅動的分壓器)。在單比特鎖相環中,相位的測量只使用參考和輸出計數器的一個比特,即最重要的比特(MSB)。在多比特鎖相環中,相位是用參考和輸出計數器的一個以上的位來測量的,通常包括最重要的位。
單比特鎖相環
編輯在單比特鎖相環中,輸出頻率由輸入頻率和兩個計數器的模數來定義。在每個計數器中,只有最重要的位(MSB)被使用。計數器的其他輸出線被忽略,這是浪費的信息。
PLL結構和性能
編輯PLL包括一個相位檢測器、濾波器和振蕩器,以閉環方式連接,因此振蕩器的頻率跟隨(等于)輸入頻率。盡管平均輸出頻率等于輸入頻率,但振蕩器的頻率會圍繞該平均值波動或振動。閉環操作以糾正這種頻率偏差;高性能的PLL將這些波動降低到較低的值,然而這些偏差永遠無法停止。見控制理論。相位噪聲、假性發射和抖動是上述現象的結果。
PLL合成器的特點
編輯PLL頻率合成器在現代電信中被廣泛使用。相位噪聲可能干擾其他用戶,以降低他們的服務質量。這種干擾是相互的。如果減少噪音,就有可能實現更快的通信,以增加符號率,使用更復雜的調制方案--即每個樣本傳輸更多的比特。頻率穩定時間是PLL跳到另一個頻率的時間。在GSM中使用跳頻,在現代系統中使用得更多。在CDMA中,跳頻比相位編碼的性能更好。精細的頻率分辨率是指一個PLL產生緊密間隔的頻率的能力。例如,蜂窩網絡可能要求移動電話將其頻率設置在間隔為30kHz或10kHz的多個數值中的任何一個。PLL的性能包絡定義了上述基本性能標準之間的相互關系--例如,提高頻率分辨率將導致PLL更慢,相位噪聲更高,等等。PLL多比特擴展了PLL的性能包絡--它可以實現更快的穩定時間,同時具有精細的頻率分辨率和更低的相位噪聲。
單比特的影響
編輯當人們從MSB向最小有效位(LSB)前進時,頻率增加。對于二進制計數器,每個下一個位的頻率是前一個位的兩倍。對于模數計數器來說,這種關系更為復雜。只有兩個計數器的MSB處于相同的頻率。一個計數器中的其他位與另一個計數器中的位有不同的頻率。一個計數器輸出的所有位,共同代表一個數字總線。因此,在一個PLL頻率合成器中,有兩條總線,一條用于參考計數器,另一條用于輸出(或VCO)計數器。在一個單比特PLL中,兩條數字總線中只有一個比特(線)被使用。所有其余的信息都會丟失。
PLL設計的復雜性
編輯PLL設計是一項跨學科的任務,即使對PLL專家來說也很困難。這-對于UnibitPLL來說,它比MultibitPLL要簡單。設計應考慮到。[控制理論,閉環系統。無線電頻率射頻設計-振蕩器,高頻元件模擬電路-環路濾波器數字電路-計數器,相位測量RFI/EMI,屏蔽,接地電子元件和電路中的噪聲和相位噪聲的統計。
內容由匿名用戶提供,本內容不代表www.gelinmeiz.com立場,內容投訴舉報請聯系www.gelinmeiz.com客服。如若轉載,請注明出處:http://www.gelinmeiz.com/168100/